summaryrefslogtreecommitdiffstats
path: root/plat/brcm/board/stingray/src/sdio.c
blob: aa2b71acb85e48d3e7ccd07957c748a84e979b08 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
/*
 * Copyright (c) 2019-2020, Broadcom
 *
 * SPDX-License-Identifier: BSD-3-Clause
 */

#include <errno.h>
#include <stdbool.h>

#include <common/debug.h>
#include <drivers/delay_timer.h>
#include <lib/mmio.h>

#include <sdio.h>
#include <sr_def.h>
#include <sr_utils.h>

const SDIO_CFG sr_sdio0_cfg = {
	.cfg_base = SR_IPROC_SDIO0_CFG_BASE,
	.sid_base = SR_IPROC_SDIO0_SID_BASE,
	.io_ctrl_base = SR_IPROC_SDIO0_IOCTRL_BASE,
	.pad_base = SR_IPROC_SDIO0_PAD_BASE,
};
const SDIO_CFG sr_sdio1_cfg = {
	.cfg_base = SR_IPROC_SDIO1_CFG_BASE,
	.sid_base = SR_IPROC_SDIO1_SID_BASE,
	.io_ctrl_base = SR_IPROC_SDIO1_IOCTRL_BASE,
	.pad_base = SR_IPROC_SDIO1_PAD_BASE,
};

void brcm_stingray_sdio_init(void)
{
	unsigned int val;
	const SDIO_CFG *sdio0_cfg, *sdio1_cfg;

	sdio0_cfg = &sr_sdio0_cfg;
	sdio1_cfg = &sr_sdio1_cfg;

	INFO("set sdio0 caps\n");
	/* SDIO0 CAPS0 */
	val = SDIO0_CAP0_CFG;
	INFO("caps0 0x%x\n", val);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_CAP0, val);

	/* SDIO0 CAPS1 */
	val = SDIO0_CAP1_CFG;
	INFO("caps1 0x%x\n", val);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_CAP1, val);

	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_0,
		      SDIO_PRESETVAL0);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_1,
		      SDIO_PRESETVAL1);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_2,
		      SDIO_PRESETVAL2);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_3,
		      SDIO_PRESETVAL3);
	mmio_write_32(sdio0_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_4,
		      SDIO_PRESETVAL4);

	val = SR_SID_VAL(0x3, 0x0, 0x2) << SDIO_SID_SHIFT;
	mmio_write_32(sdio0_cfg->sid_base + ICFG_SDIO_SID_ARADDR, val);
	mmio_write_32(sdio0_cfg->sid_base + ICFG_SDIO_SID_AWADDR, val);

	val = mmio_read_32(sdio0_cfg->io_ctrl_base);
	val &= ~(0xff << 23); /* Clear ARCACHE and AWCACHE */
	val |= (0xb7 << 23); /* Set ARCACHE and AWCACHE */
	mmio_write_32(sdio0_cfg->io_ctrl_base, val);

	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_CLK,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA0,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA1,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA2,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA3,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA4,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA5,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA6,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_DATA7,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio0_cfg->pad_base + PAD_SDIO_CMD,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);

	INFO("set sdio1 caps\n");

	/* SDIO1 CAPS0 */
	val = SDIO1_CAP0_CFG;
	INFO("caps0 0x%x\n", val);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_CAP0, val);
	/* SDIO1 CAPS1 */
	val = SDIO1_CAP1_CFG;
	INFO("caps1 0x%x\n", val);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_CAP1, val);

	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_0,
		      SDIO_PRESETVAL0);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_1,
		      SDIO_PRESETVAL1);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_2,
		      SDIO_PRESETVAL2);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_3,
		      SDIO_PRESETVAL3);
	mmio_write_32(sdio1_cfg->cfg_base + ICFG_SDIO_STRAPSTATUS_4,
		      SDIO_PRESETVAL4);

	val = SR_SID_VAL(0x3, 0x0, 0x3) << SDIO_SID_SHIFT;
	mmio_write_32(sdio1_cfg->sid_base + ICFG_SDIO_SID_ARADDR, val);
	mmio_write_32(sdio1_cfg->sid_base + ICFG_SDIO_SID_AWADDR, val);

	val = mmio_read_32(sdio1_cfg->io_ctrl_base);
	val &= ~(0xff << 23); /* Clear ARCACHE and AWCACHE */
	val |= (0xb7 << 23); /* Set ARCACHE and AWCACHE */
	mmio_write_32(sdio1_cfg->io_ctrl_base, val);

	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_CLK,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA0,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA1,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA2,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA3,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA4,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA5,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA6,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_DATA7,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);
	mmio_clrsetbits_32(sdio1_cfg->pad_base + PAD_SDIO_CMD,
			   PAD_SDIO_MASK, PAD_SDIO_VALUE);

	INFO("sdio init done\n");
}