summaryrefslogtreecommitdiffstats
path: root/src/isa-l/crc/aarch64/crc32_common_mix_neoverse_n1.S
blob: 4911a30b85a349dff530a42860cdd9cbf27fc8dd (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
/**********************************************************************
  Copyright(c) 2020 Arm Corporation All rights reserved.

  Redistribution and use in source and binary forms, with or without
  modification, are permitted provided that the following conditions
  are met:
    * Redistributions of source code must retain the above copyright
      notice, this list of conditions and the following disclaimer.
    * Redistributions in binary form must reproduce the above copyright
      notice, this list of conditions and the following disclaimer in
      the documentation and/or other materials provided with the
      distribution.
    * Neither the name of Arm Corporation nor the names of its
      contributors may be used to endorse or promote products derived
      from this software without specific prior written permission.

  THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
  "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
  A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
  OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
  SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
  DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
  THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
  OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
**********************************************************************/


.macro	declare_var_vector_reg name:req,reg:req
	\name\()_q	.req	q\reg
	\name\()_v	.req	v\reg
	\name\()_s	.req	s\reg
	\name\()_d	.req	d\reg
.endm
	declare_var_vector_reg	k1k2,20
	declare_var_vector_reg	k3k4,21
	declare_var_vector_reg	poly,22
	declare_var_vector_reg	k5k0,23
	declare_var_vector_reg	mask,24
	declare_var_vector_reg	fold_poly,25

	declare_var_vector_reg	tmp0,0
	declare_var_vector_reg	tmp1,1
	declare_var_vector_reg	tmp2,2
	declare_var_vector_reg	tmp3,3
	declare_var_vector_reg	tmp4,4
	declare_var_vector_reg	tmp5,5
	declare_var_vector_reg	tmp6,6
	declare_var_vector_reg	tmp7,7
	declare_var_vector_reg	pmull_data0,16
	declare_var_vector_reg	pmull_data1,17
	declare_var_vector_reg	pmull_data2,18
	declare_var_vector_reg	pmull_data3,19

	vzr		.req	v26

	const_addr	.req	x3
	crc_blk_ptr	.req	x4
	pmull_blk_ptr	.req	x5
	crc_data0	.req	x6
	crc_data1	.req	x7
	crc_data2	.req	x9
	crc_data3	.req	x10
	wPmull		.req	w11
	xPmull		.req	x11

	data0		.req	x4
	data1		.req	x5
	data2		.req	x6
	data3		.req	x7
	wdata		.req	w4

.macro	pmull_fold

	pmull2		tmp4_v.1q, tmp0_v.2d, k1k2_v.2d
	pmull2		tmp5_v.1q, tmp1_v.2d, k1k2_v.2d
	pmull2		tmp6_v.1q, tmp2_v.2d, k1k2_v.2d
	pmull2		tmp7_v.1q, tmp3_v.2d, k1k2_v.2d

	pmull		tmp0_v.1q, tmp0_v.1d, k1k2_v.1d
	pmull		tmp1_v.1q, tmp1_v.1d, k1k2_v.1d
	pmull		tmp2_v.1q, tmp2_v.1d, k1k2_v.1d
	pmull		tmp3_v.1q, tmp3_v.1d, k1k2_v.1d
	ld1		{pmull_data0_v.16b-pmull_data3_v.16b},[pmull_blk_ptr],#64
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16

	eor		tmp0_v.16b, tmp0_v.16b, tmp4_v.16b
	eor		tmp1_v.16b, tmp1_v.16b, tmp5_v.16b
	eor		tmp2_v.16b, tmp2_v.16b, tmp6_v.16b
	eor		tmp3_v.16b, tmp3_v.16b, tmp7_v.16b

	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, v16.16b
	eor		tmp1_v.16b, tmp1_v.16b, v17.16b
	eor		tmp2_v.16b, tmp2_v.16b, v18.16b
	eor		tmp3_v.16b, tmp3_v.16b, v19.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
.endm



.macro	crc32_common_mix	poly_type
	.set		MIX_BLK_SIZE,2048

.ifc	\poly_type,crc32
	mvn		wCRC,wCRC
.endif
	cmp		LEN,MIX_BLK_SIZE-1
	adr		const_addr, .Lconstants
	bls		start_final
	ld1		{k1k2_v.16b,k3k4_v.16b,poly_v.16b},[const_addr],#48
	movi		vzr.16b, #0
	ld1		{k5k0_v.8b,mask_v.8b,fold_poly_v.8b},[const_addr]

loop_2048:
	ld1		{tmp0_v.16b-tmp3_v.16b}, [BUF]
	add		pmull_blk_ptr,BUF,0x40
	add		crc_blk_ptr, BUF,512
	mov		tmp4_v.16b,vzr.16b
	fmov		tmp4_s, wCRC
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	eor		tmp0_v.16b,tmp0_v.16b,tmp4_v.16b
	mov		wCRC, 0
	sub		LEN,LEN,MIX_BLK_SIZE
	cmp		LEN,MIX_BLK_SIZE
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16

	pmull_fold
	pmull_fold
	pmull_fold
	pmull_fold
	pmull_fold
	pmull_fold
	pmull_fold

	/* Folding cache line into 128bit */
	pmull2		tmp4_v.1q, tmp0_v.2d, k3k4_v.2d
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	pmull		tmp0_v.1q, tmp0_v.1d, k3k4_v.1d
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp4_v.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp1_v.16b
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	pmull2		tmp4_v.1q, tmp0_v.2d, k3k4_v.2d
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	pmull		tmp0_v.1q, tmp0_v.1d, k3k4_v.1d
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp4_v.16b
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp2_v.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	pmull2		tmp4_v.1q, tmp0_v.2d, k3k4_v.2d
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	pmull		tmp0_v.1q, tmp0_v.1d, k3k4_v.1d
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp4_v.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp3_v.16b
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16


	/**
	 * perform the last 64 bit fold, also
	 * adds 32 zeroes to the input stream
	 */
	ext		tmp1_v.16b, tmp0_v.16b, tmp0_v.16b, #8
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	pmull2		tmp1_v.1q, tmp1_v.2d, k3k4_v.2d
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	ext		tmp0_v.16b, tmp0_v.16b, vzr.16b, #8
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp1_v.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16

	/* final 32-bit fold */
	ext		tmp1_v.16b, tmp0_v.16b, vzr.16b, #4
	and		tmp0_v.16b, tmp0_v.16b, mask_v.16b
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	pmull		tmp0_v.1q, tmp0_v.1d, k5k0_v.1d
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp1_v.16b

	/**
	 * Finish up with the bit-reversed barrett
	 * reduction 64 ==> 32 bits
	 */
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	and		tmp1_v.16b, tmp0_v.16b, mask_v.16b
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	ext		tmp1_v.16b, vzr.16b, tmp1_v.16b, #8
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	pmull2		tmp1_v.1q, tmp1_v.2d, poly_v.2d
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	and		tmp1_v.16b, tmp1_v.16b, mask_v.16b
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	pmull		tmp1_v.1q, tmp1_v.1d, poly_v.1d
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	eor		tmp0_v.16b, tmp0_v.16b, tmp1_v.16b
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	mov		tmp4_v.16b,vzr.16b
	mov		tmp4_v.s[0], tmp0_v.s[1]
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	ldp		crc_data0,crc_data1,[crc_blk_ptr],16
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3
	ldp		crc_data2,crc_data3,[crc_blk_ptr],16

	crc32_u64	wCRC,wCRC,crc_data0
	crc32_u64	wCRC,wCRC,crc_data1
	crc32_u64	wCRC,wCRC,crc_data2
	crc32_u64	wCRC,wCRC,crc_data3

	pmull		tmp4_v.1q, tmp4_v.1d, fold_poly_v.1d
	add		BUF,BUF,MIX_BLK_SIZE
	fmov		xPmull, tmp4_d
	crc32_u64  	wPmull, wzr, xPmull
	eor		wCRC, wPmull, wCRC
	bge		loop_2048
start_final:
	cmp		LEN, 63
	bls		.loop_16B
.loop_64B:
	ldp		data0, data1, [BUF],#16
	sub		LEN,LEN,#64
	ldp		data2, data3, [BUF],#16
	cmp		LEN,#64
	crc32_u64	wCRC, wCRC, data0
	crc32_u64	wCRC, wCRC, data1
	ldp		data0, data1, [BUF],#16
	crc32_u64	wCRC, wCRC, data2
	crc32_u64	wCRC, wCRC, data3
	ldp		data2, data3, [BUF],#16
	crc32_u64	wCRC, wCRC, data0
	crc32_u64	wCRC, wCRC, data1
	crc32_u64	wCRC, wCRC, data2
	crc32_u64	wCRC, wCRC, data3
	bge		.loop_64B

.loop_16B:
	cmp		LEN, 15
	bls		.less_16B
	ldp		data0, data1, [BUF],#16
	sub		LEN,LEN,#16
	cmp		LEN,15
	crc32_u64	wCRC, wCRC, data0
	crc32_u64	wCRC, wCRC, data1
	bls		.less_16B
	ldp		data0, data1, [BUF],#16
	sub		LEN,LEN,#16
	cmp		LEN,15
	crc32_u64	wCRC, wCRC, data0
	crc32_u64	wCRC, wCRC, data1
	bls		.less_16B
	ldp		data0, data1, [BUF],#16
	sub		LEN,LEN,#16   //MUST less than 16B
	crc32_u64	wCRC, wCRC, data0
	crc32_u64	wCRC, wCRC, data1
.less_16B:
	cmp		LEN, 7
	bls		.less_8B
	ldr		data0, [BUF], 8
	sub		LEN, LEN, #8
	crc32_u64	wCRC, wCRC, data0
.less_8B:
	cmp		LEN, 3
	bls		.less_4B
	ldr		wdata, [BUF], 4
	sub		LEN, LEN, #4
	crc32_u32	wCRC, wCRC, wdata
.less_4B:
	cmp		LEN, 1
	bls		.less_2B
	ldrh		wdata, [BUF], 2
	sub		LEN, LEN, #2
	crc32_u16	wCRC, wCRC, wdata
.less_2B:
	cbz		LEN, .finish_exit
	ldrb		wdata, [BUF]
	crc32_u8	wCRC, wCRC, wdata
.finish_exit:
.ifc	\poly_type,crc32
	mvn		w0, wCRC
.else
	mov		w0, wCRC
.endif
	ret
.endm